RISC-V加速芯片!三巨头协同仿真赋能超170亿颗。

近年来,随着RISC-V指令集架构在全球范围内的快速发展与应用,芯片设计的复杂性正持续攀升。特别是在高性能、多核以及高度定制化的RISC-V架构设计中,芯片流片前的软件开发与系统验证环节面临前所未有的挑战。为了有效应对这一趋势,加快芯片上市进程,新媒网跨境获悉,德国虚拟原型验证解决方案提供商MachineWare、中国台湾高性能RISC-V处理器IP供应商Andes Technology(晶心科技)以及FPGA原型验证系统供应商S2C近期共同宣布,推出了一款创新的RISC-V协同仿真解决方案。
这项合作旨在将MachineWare的高性能SIM-V虚拟平台、S2C的Genesis Architect和Prodigy FPGA原型验证系统,与Andes Technology的AX46MPV高性能RISC-V CPU核心深度融合。通过构建一个统一的软硬件协同验证环境,该方案致力于赋能芯片设计团队,实现“左移”验证策略,从而大幅缩短开发周期并降低项目风险。
MachineWare SIM-V:高性能虚拟平台的驱动力
作为解决方案的核心组成部分之一,MachineWare贡献了其基于SystemC TLM-2.0标准的全系统虚拟平台SIM-V。该平台以其卓越的模拟速度和高度可扩展性而著称,能够与广泛的第三方工具链无缝集成,支持包括调试、测试和覆盖率分析等多种功能。
SIM-V平台的关键优势在于其出色的模拟性能以及对Andes RISC-V核心的全面支持。它提供了指令精确的参考模型,完整实现了AndeStar V5指令集架构,包括RISC-V矢量(V)扩展。借助SIM-V扩展API,设计人员能够在完整的系统仿真环境中,对专有处理器增强功能进行建模、验证和调试,并利用全面的追踪和内省功能实现详细的可见性。
德国MachineWare公司首席执行官Lukas Jünger表示,客户需要能够加速开发而不影响准确性的工具。这项协同仿真解决方案使他们能够并行验证软硬件,降低集成风险,并以前所未有的速度将产品推向市场。
Andes Technology:高性能可定制RISC-V核心的引领者
Andes Technology作为RISC-V领域的领先者,在此次合作中贡献了其先进的CPU IP,其中包括高性能的AndesCore™ AX46MPV多核处理器。AX46MPV是一款具备8级超标量流水线、64位架构的RISC-V CPU,最多可支持16个核心,并配备多级缓存结构、一个强大的矢量处理单元(VPU)以及高达1024位的VLEN和高带宽矢量存储器(HVM)。此外,它还通过Andes自定义扩展™(ACE)支持指令集架构(ISA)的定制。
AX46MPV具备全面的内存管理单元(MMU)支持Linux操作系统,并提供灵活的性能扩展能力。这些特性使其非常适合应用于数据中心的人工智能计算单元、具备Linux能力的边缘AI平台,以及存储、网络和其他性能关键领域的高性能微处理器。
Andes Technology总裁兼首席技术官苏泓治博士指出,客户之所以看重Andes的RISC-V IP,是因其卓越的性能、稳健性以及添加自定义扩展以加速关键应用的能力。通过与德国MachineWare和S2C合作开发这种协同仿真方法,Andes能够帮助客户在投入昂贵的芯片流片之前,评估定制指令集带来的影响,并协同优化其软件堆栈和芯片架构。
S2C:协同仿真下的虚实桥接
S2C在解决方案中扮演着连接虚拟平台与物理硬件的关键角色。其Genesis Architect和Prodigy FPGA原型验证系统,通过高速事务性桥接,将MachineWare的SIM-V虚拟平台与物理硬件连接起来。在这种混合设置中,CPU模型在SIM-V中运行,而外围子系统则在FPGA上高速执行。
这种方法为芯片设计提供了逼真的系统环境,能够运行从引导加载程序到应用程序的完整软件堆栈,同时保持详细的调试可见性。S2C方面表示,通过协同仿真,客户可以加速产品上市时间、降低成本并确保软件成熟度,同时从周期精确调试和高速执行中获益。S2C副总裁Ying还强调,S2C将继续利用硬件辅助验证的高性能优势,并与合作伙伴紧密合作,在整个生态系统中共同提供“左移”解决方案。
关键应用场景与客户效益深入剖析
这项联合解决方案支持多个关键的开发阶段,为芯片设计团队带来显著效益:
- 流片前软件开发: 在物理芯片尚未完成之前,软件团队即可在虚拟平台上开始操作系统的移植、驱动程序的开发和应用程序的测试,大幅提前软件成熟度,避免“等待硬件”的瓶颈。
- 软硬件协同验证: 解决方案提供了统一的调试环境,允许硬件和软件工程师同时进行调试和验证。通过虚拟平台的高可见性与FPGA的执行速度相结合,可以更早地发现并解决软硬件接口问题及系统级集成错误。
- 系统性能分析与调优: 设计团队能够精确分析不同配置下系统运行的性能瓶颈,评估不同的架构选择对整体性能的影响,并进行相应的优化,确保最终产品达到预期性能指标。
- 定制ISA扩展开发与调试: 对于RISC-V指令集架构的自定义扩展,该解决方案提供了完整的建模、验证和调试能力。工程师可以在虚拟环境中精确测试新的指令集功能,确保其正确性和效率,显著降低因定制指令引入的风险。
通过这些能力,该解决方案不仅加速了开发周期,也有效降低了整体项目成本,提升了芯片设计的成功率。
展望未来:共筑RISC-V生态新高地
S2C、德国MachineWare和Andes Technology三方公司一致承诺,将持续推进验证方法学的发展,为RISC-V社区提供可扩展、高效且稳健的开发工具。通过此次深度合作,各方旨在共同强化下一代RISC-V芯片设计生态系统,为全球RISC-V技术的普及和创新贡献力量。
关于MachineWare
德国MachineWare有限公司总部位于亚琛,是流片前软件验证和测试领域高速虚拟原型验证解决方案的领先供应商。其旗舰平台SIM-V提供了行业领先的RISC-V仿真性能和可扩展性,能够实现复杂系统级芯片(SoC)和自定义ISA扩展的精确建模。该公司服务于人工智能、汽车和电信等多个领域。
关于Andes Technology(晶心科技)
作为RISC-V国际基金会的创始高级会员和商用CPU IP领域的领导者,中国台湾Andes Technology(晶心科技)正积极推动RISC-V在全球的普及。Andes广泛的RISC-V处理器IP组合涵盖了从超高效32位CPU到高性能64位乱序多处理器一致性集群。凭借先进的矢量处理、DSP功能、强大的Andes Automated Custom Extension(ACE)框架、端到端的AI软硬件堆栈、完全符合ISO 26262认证以及强大的软件生态系统,Andes正在释放RISC-V的全部潜力,赋能客户加速在AI、汽车、通信、消费电子、数据中心和移动设备等领域的创新。全球已有超过170亿颗搭载Andes处理器IP的SoC正在推动创新。
关于S2C
S2C是当今创新SoC和ASIC设计领域全球领先的FPGA原型验证解决方案供应商,目前在全球原型验证市场中占据第二大份额。自2003年以来,S2C一直成功提供快速SoC原型验证解决方案。S2C拥有600多家客户,其中包括全球前25家半导体公司中的11家。其世界一流的工程团队和以客户为中心的销售团队在解决客户的SoC和ASIC验证需求方面拥有专业经验。S2C在圣何塞、首尔、东京、上海、新竹、印度、欧洲和澳新地区均设有办事处和销售代表。
新媒网(公号: 新媒网跨境发布),是一个专业的跨境电商、游戏、支付、贸易和广告社区平台,为百万跨境人传递最新的海外淘金精准资讯情报。
本文来源:新媒网 https://nmedialink.com/posts/risc-v-speeds-chips-3-giants-co-sim-17b-soc.html


粤公网安备 44011302004783号 













